求人詳細 | ソニーグループ株式会社
回路設計/デジタル|【WEB面接可】【ロジック】CMOSイメージセンサー(東証一部)【神奈川県】
募集要項
募集職種 半導体、回路設計(アナログ)、回路設計(デジタル)
雇用形態 正社員
仕事内容 <【DSR2704】【ロジック回路設計】CMOSイメージセンサー(主にモバイル/監視/産機(FA、IoT)/医療向け)>
【具体的には】
■デジタル回路設計業務
verilog-HDLによる設計および検証(波形目視のほか、リファレンスCによる一致検証、アサーション検証、カバレッジ検証)
製造事業所との情報共有、課題発生時の連携など他部署との協業も多いです。
設計後は測定及び評価チームと協業すると共に、自社工場があるので試作立ち上げのサポートも行います。
数名〜10名程度のチームを作って要求仕様から設計仕様に落とし込み、決められたスケジュール内でチームで業務を推進します。
一方で長期スパンでは次世代CMOSイメージセンサの開発検討も行います。CMOSイメージセンサはアナログ回路とデジタル回路が協調して動作しているのである程度のアナログ知識が必要ですが、周囲のメンバー・関連部署と協業しスキルを得ることで、より高度なセンサ開発に取り組めます。
応募条件
【必須経験・スキル】
■半導体のデジタル回路設計スキル。具体的にはVerilog-HDL等の上流設計スキルとSRAM等のメモリを制御する為のデジタル回路設計スキル、及びUnix/LinuxのOSを使いこなせる方。
※半導体の種類は問いません。
■英語:業務に関する英語のドキュメントを読んで理解できる方。
【歓迎する経験・スキル】
■アナログ回路の基礎知識。
■韓国語・中国語のドキュメントを読んで理解できる方。
【求める人物像】
■前向きで元気があり、自発的に行動でき、他部署とのコミュニケーションが円滑にできる方。
年 収 500万円〜900万円程度
勤務地 神奈川県 厚木市
学 歴 大卒,大学院卒,高専卒
手 当 通勤手当
待遇・福利厚生 労災保険,厚生年金保険,雇用保険,その他制度,社員持株会制度,財形貯蓄
休日・休暇 その他休暇,リフレッシュ休暇,夏季休暇,完全週休2日制(土・日),年末年始休暇,有給休暇,祝日
就業時間 09:00〜17:30
フレックスタイム制(コアタイムは部署により異なります。標準労働時間帯9:00〜17:30 標準労働時間7時間45分 | | |
|